changes with "Jasper Review", VTSENS Constraint changes
This commit is contained in:
@ -48,7 +48,7 @@
|
||||
"silk_text_thickness": 0.15,
|
||||
"silk_text_upright": false,
|
||||
"zones": {
|
||||
"min_clearance": 0.09999999999999999
|
||||
"min_clearance": 0.13
|
||||
}
|
||||
},
|
||||
"diff_pair_dimensions": [
|
||||
@ -467,6 +467,23 @@
|
||||
"via_diameter": 0.8,
|
||||
"via_drill": 0.4,
|
||||
"wire_width": 6
|
||||
},
|
||||
{
|
||||
"bus_width": 12,
|
||||
"clearance": 0.2,
|
||||
"diff_pair_gap": 0.25,
|
||||
"diff_pair_via_gap": 0.25,
|
||||
"diff_pair_width": 0.2,
|
||||
"line_style": 0,
|
||||
"microvia_diameter": 0.3,
|
||||
"microvia_drill": 0.1,
|
||||
"name": "VSens",
|
||||
"pcb_color": "rgba(0, 0, 0, 0.000)",
|
||||
"schematic_color": "rgba(0, 0, 0, 0.000)",
|
||||
"track_width": 0.2,
|
||||
"via_diameter": 0.8,
|
||||
"via_drill": 0.4,
|
||||
"wire_width": 6
|
||||
}
|
||||
],
|
||||
"meta": {
|
||||
@ -474,7 +491,68 @@
|
||||
},
|
||||
"net_colors": null,
|
||||
"netclass_assignments": null,
|
||||
"netclass_patterns": []
|
||||
"netclass_patterns": [
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V14"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V13"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V12"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V11"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V10"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V9"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V8"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V7"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V6"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V5"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V4"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V3"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V2"
|
||||
},
|
||||
{
|
||||
"netclass": "VSens",
|
||||
"pattern": "/V1"
|
||||
},
|
||||
{
|
||||
"netclass": "Default",
|
||||
"pattern": "GND1"
|
||||
}
|
||||
]
|
||||
},
|
||||
"pcbnew": {
|
||||
"last_paths": {
|
||||
|
||||
Reference in New Issue
Block a user